回路シミュレーションにおけるMOSFETモデルの並列化手法に関する研究
スポンサーリンク
概要
- 論文の詳細を見る
近年集積回路の発達は目覚しく,大規模回路における回路シミュレーションの高速化が必要不可欠である.本研究では標準回路シミュレータの1つであるSPICE2を用い,回路シミュレーションの中で最もコストのかかるデバイスモデル評価部を高速化するための並列化手法を述べる.本手法では,MOSFETモデルに対して分散メモリシステムと共有メモリシステムを混合したアーキテクチャであるSMP-Clusterを用い,並列化における検証を行った.ベンチマーク回路として1〜128bitのadder回路を用いた結果,平均1.7倍の高速化が達成できた.
- 社団法人電子情報通信学会の論文
- 2003-01-15
著者
関連論文
- 翼形状の最適設計(第5報) : 制約つき非線形計画問題としての定式化
- 陰関数定理を利用した翼形状の最適化
- 翼形状の最適設計(第4報) : 流入一様流の特性を設計値に固定しながらの最適設計
- トラベル情報と情報技術
- 楕円型偏微分方程式における多重格子法と各種単一格子法との比較
- 回路シミュレーションにおけるMOSFETモデルの並列化手法に関する研究