高信頼設計SPARC64 V マイクロプロセサ(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
ハイエンドUnixサーバ用プロセサとして,130nm CMOS PD SOI プロセスを用いて第五世代のSPARC64プロセサを開発した。クロック周波数は1.35GHzで動作し,消費電力は約50Wである。基幹業務を遂行するサーバには高い信頼度が要求され,特に多数のプロセサを使用する大規模サーバでは個々のプロセサの信頼度を高めることが必須である。一方,微細化加工の進展に伴ない,回路の動作電圧やスイッチングのエネルギーが減少することにより回路のノイズマージンは低下し,高信頼の安定動作とは相反する環境となっている。このような状況に対処するため,Unixサーバプロセサとしては世界で初めて演算器を含むデータパスにもチェック回路を設け,エラー検出時には再実行により回復を図り高い信頼度を確保する設計を行った。
- 社団法人電子情報通信学会の論文
- 2003-10-17
著者
-
吉田 裕司
富士通株式会社サーバシステム事業本部テクノロジ開発統括部
-
安藤 壽茂
富士通株式会社
-
岡田 誠之
富士通株式会社
-
井上 愛一郎
富士通株式会社
-
井上 愛一郎
富士通株式会社サーバシステム事業本部
-
井上 愛一郎
富士通株式会社次世代テクニカルコンピューティング開発本部
-
杉山 広行
富士通株式会社
-
山下 良一
富士通株式会社 サーバシステム事業本部
-
杉山 五美
富士通株式会社
-
淺川 岳夫
富士通株式会社
-
森田 国樹
富士通株式会社
-
牟田 俊之
富士通株式会社
-
元車田 強
富士通株式会社
-
山下 英男
富士通株式会社
-
薩川 禎彦
富士通株式会社
-
紺本 明彦
富士通株式会社
-
浅川 岳夫
富士通株式会社
-
森田 國樹
富士通株式会社次世代テクニカルコンピューティング開発本部
-
吉田 裕司
富士通
-
山下 英男
富士通株式会社次世代テクニカルコンピューティング開発本部
-
元車田 強
富士通株式会社次世代テクニカルコンピューティング開発本部
-
淺川 岳夫
富士通株式会社次世代テクニカルコンピューティング開発本部
関連論文
- SPARC64^プロセッサ設計用CADシステムの開発(VLSIシステム,知識基盤社会を支える情報技術論文)
- コンピューティングパワー拡大に伴う技術課題(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- コンピューティングパワー拡大に伴う技術課題(マルチコア,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 大規模システム評価環境PSI-SIM : 数千個のマルチコア・プロセッサを搭載したペタスケールコンピュータの性能予測(マルチコア設計開発/性能評価,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- 大規模システム評価環境PSI-SIM : 数千個のマルチコア・プロセッサを搭載したペタスケールコンピュータの性能予測(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
- プロセッサ設計におけるSTAとSSTAの解析結果比較および分析(ばらつき解析と耐ばらつき設計,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- プロセッサ設計におけるSTAとSSTAの解析結果比較および分析(ばらつき解析と耐ばらつき設計,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- プロセッサ設計におけるSTAとSSTAの解析結果比較および分析(ばらつき解析と耐ばらつき設計,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- AS-1-1 マルチコアマイクロプロセサ設計用CAD技術(AS-1.マルチコアプロセッサ技術,シンポジウム)
- NSIM:将来の大規模相互結合網を対象とした通信シミュレータの開発