1次元プロセッサアレイによる逐次型画像処理アルゴリズムの並列化について
スポンサーリンク
概要
- 論文の詳細を見る
多数のPEを一次元に結合しSIMD(Single Instruction Multiple Data)の原理で動作するLPA(Linear Processor Array)型の画像処理システムは、フィルタリングに代表されるような局所並列型の処理に対しては非常に効率よく動作するが、画素の処理に順序性がある場合等は、システムが持つ並列性を処理にうまく生かせないという問題点が存在する。これまで、個別に解決策か提案された例はあるが、一般性を持った方法は提案されていない。本稿では、そうした逐次型の画像処理に対しLPAによる一般的な並列化手法を提案する。
- 一般社団法人情報処理学会の論文
- 1996-09-04
著者
関連論文
- メモリ型プロセッサによる動画像処理システムRVS-2 : 性能評価
- メモリ型プロセッサによる動画像処理システムRVS-2 : 基本ソフトウエア
- 1次元プロセッサアレイによる逐次型画像処理アルゴリズムの並列化について
- 一次元プロセッサアレイ用データ並列言語1DCによる画像処理アルゴリズムの記述とそのコンパイラ