1チップCPUプロセッサの設計検証(3)シミュレータ上でのシステムレベル検証
スポンサーリンク
概要
- 論文の詳細を見る
最近の計算機システムに対する要求は高機能化・高性能化が求められ、そのために設計はますます複雑化し、論理設計量は増加している。増加した論理量を一定の物理サイズに格納するためにLSIも集積度を増し、我々が開発した170万Tr.1チップCPUに代表されるような大規模LSIが登場してきている。そのようなLSIを複数個用いる計算機システムの設計はそれぞれのLSIの単体シミュレーション同様に十分なシステムレベルシミュレーションが事前に必要となり、また最近それが可能となってきている。我々は、複数のLSIで構成されたCPUボード、I/O、サービプスプロセッサまでを含んだ計算機システム全体のシステムレベルシミュレータを構築した。本稿では、構築したシステムレベルシミュレータの概要と構成、実際に行なったシミュレーション方法、適用事例について報告する。また今回のシステムレベルシミュレーションを行うことにより、ファーストシリコンで、実機上の機能診断プログラムから、システム診断プログラムテストを経て、OSまで動作する事を目標とし、これを実現したことを付け加えておく。
- 一般社団法人情報処理学会の論文
- 1993-03-01
著者
-
橋詰 雅樹
三菱電機(株)情報技術総合研究所
-
三部 健
三菱電機(株)
-
近江谷 康人
三菱電機(株)
-
山口 一良
三菱電機(株)
-
橋詰 雅樹
Horizon Research,Inc.
-
井関 秀行
三菱電機エンジニアリング(株)
-
原島 忠雄
三菱電機(株)
関連論文
- 2E-4 1チップMPEG-2デコーダLSI開発における検証
- テストプログラム自動生成ツール「MTST」によるシステムレベル検証
- テストプログラム自動生成ツール『MTST』の開発
- 4F-5 組み込み用Webサーバの試作と評価
- 4F-4 組み込みWebサーバ用プラットフォーム
- 無線センサネットワークにおける高精度時刻同期ノードの設計(センサネットワーク, 無線ネットワーク, ホームネットワーク, ヒューマンインタフェース, 情報家電, アクセシビリティ)
- 1チップCPUプロセッサの設計検証(3)シミュレータ上でのシステムレベル検証
- 5H-2 1チップMPEG2エンコーダシステムLSI : オーディオ系検証
- 5H-1 1チップMPEG2エンコーダシステムLSI : システムの概要
- デスクトップ型ネットワークコンピュータMonAMI/ES
- LCDパネル一体型Java端末 MonAMI/ES
- ネットワークコンピュータ型 Java 端末 : MonAMI/NC
- B-6-93 シリアルバスにおける効率的データ転送方法の検討(B-6.ネットワークシステム,一般セッション)