離散ウェーブレット変換に適したプログラマブル・シストリックア***ロセッサのアーキテクチャ
スポンサーリンク
概要
- 論文の詳細を見る
An architecture of a programmable systolic array processor is proposed for the discrete wavelet transform (DWT). This transform requires a huge amount of data to be filtered. To achieve this, many processor elements (PEs) are implemented. However, the hardware of a multiplier for multiply-accumulate operations is large, and complicated connections among PEs lower flexibility and scalability. By using the time-divided multiple-operation method, the execution unit with a simple structure of shifters and a three-input adder achieved 50% of hardware size and the same performance of that achieved with a multiplier and an adder. The unique network mechanism among PEs and the systolic array architecture provided a high level of data transfer, flexibility, and scalability. Using this architecture enables a processor with ten PEs to execute DWT for 1024×1024 image pixels in 26.3 ms.
- 2009-12-01
著者
-
三宅 二郎
早稲田大学 大学院 情報生産システム研究科
-
國信 茂郎
早稲田大学 情報生産システム研究センター
-
馬場 孝明
早稲田大学 大学院 情報生産システム研究科
-
馬場 孝明
早稲田大学大学院情報生産システム研究科
関連論文
- マルチモード離調型球形Wheeler capを用いた広帯域アンテナの効率測定
- 離散ウェーブレット変換に適したプログラマブル・シストリックア***ロセッサのアーキテクチャ
- マルチモード離調型球形 Wheeler cap を用いた広帯域アンテナの効率測定
- アンテナ自身の群遅延に関する解析及び測定(アンテナ・伝搬)
- 適応型トリーに基づく低計算量動画圧縮方式(画像・映像処理)
- 適応型ツリーに基づく低計算量動画像圧縮アルゴリズム(映像符号化・システム・感性工学及び一般)
- A-7-19 低消費電力RSA暗号LSI(A-7. 情報セキュリティ, 基礎・境界)