Fault-tolerant FPGA architecture with distributed internal configuration-memory access (計算機アーキテクチャ・ハイパフォーマンスコンピューティング 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
スポンサーリンク
概要
- 論文の詳細を見る
As FPGAs are vulnerable to aging and radiation induced effects that can result in hard errors, they need proper autonomous recovery schemes to become really fault-tolerant. But current FPGA architectures have not be designed specifically to support such schemes. This paper presents a fault-tolerant FPGA architecture featuring TMR-based error detection and localization and a distributed internal access to configuration-memory supporting autonomous recovery.
- 一般社団法人情報処理学会の論文
- 2008-03-05
著者
-
Goshima Masahiro
University Of Tokyo
-
Sakai Shuichi
University Of Tokyo
-
Devautour Pierre
University of Tokyo
関連論文
- Fault-tolerant FPGA architecture with distributed internal configuration-memory access (計算機アーキテクチャ・ハイパフォーマンスコンピューティング 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- Fault-tolerant FPGA Architecture with Distributed Internal Configuration-memory Access