液晶駆動用ボルテージフォロア回路の入力換算オフセット補正
スポンサーリンク
概要
- 論文の詳細を見る
本研究では,液晶駆動用ボルテージフォロア回路の入力換算オフセット補正に適した回路を提案する.提案方式は従来の方法と異なりポルテージラォロア回路内に補正回路を設けてオフセット補正を実施している.提案手法はA級出力段をもつオペアンプによるポルテージフォロワ回路に適用され,シミュレーションとVDECによる試作チップの測定により,その妥当性が示される.
- 社団法人電子情報通信学会の論文
- 2002-11-01
著者
-
島 健
神奈川大学 工学研究科
-
島 健
神奈川大学工学部
-
島 健
神奈川大学
-
伊藤 類
神奈川大学工学部
-
伊藤 類
神奈川大学工学部:(現)(株)東芝研究開発センター
-
伊藤 類
神奈川大学大学院工学研究科
関連論文
- CMOSインバータリング形式直交出力ORIGAMI発振器の位相雑音予測
- ホールデッドカスコードリニアトランスコンダクタンスセルに関する一考察
- 微分器を用いたΔΣ変調器の構成法
- 電流帰還型演算増幅器の入力段の一構成
- 3次のノイズシェイピングを持ったΔ〓変調器
- A-1-8 3次のノイズシェイピングをもったΔΣ変調器
- Δ〓変調器の過負荷条件
- 温度依存性を低減したCMOS基準電流源回路(アナログ信号処理)
- 発振器の位相雑音耐性の簡易評価による回路設計検証
- A-1-37 差動対の線形化に関する一考察(A-1. 回路とシステム,一般セッション)