ラッチミス雑音抑圧方式を用いた1.2V動作16bit精度オーディオ用A/D変換器
スポンサーリンク
概要
- 論文の詳細を見る
低電源電圧によって生ずるラッチミスエラーによる雑音を抑圧することにより、電池1セルの1.2V程度でオーディオ級の高精度特性を得られる方式を提案した。0.5μmMTCMOSプロセスで試作・評価した結果、電源電圧1.2VでDR=94dB、消費電力6.5mWと16bitの高精度特性と低電力特性が得られ、本方式が高精度A/D変換器の低電圧化および電池駆動に有効であることを明らかにした。
- 一般社団法人電子情報通信学会の論文
- 1997-08-22
著者
関連論文
- 低電圧アナログ回路技術
- 低電圧MTCMOS-LSI技術 (特集論文 低電力LSIを実現する1V MTCMOS技術)
- LSIの低消費電力技術 (特集論文 通信システムの省エネルギ-化)
- ラッチミス雑音抑圧方式を用いた1.2V動作16bit精度オーディオ用A/D変換器