携帯端末向けMPEG-4ビデオ・コーデックハードウェアアクセラレータLSI(ディジタル情報家電,放送用,ゲーム機用システムLSI)
スポンサーリンク
概要
- 論文の詳細を見る
携帯端末向けにMPEG-4処理を行うハードウェアアクセラレータLSIを開発した。このハードウェアアクセラレータはRISCをベースにした制御回路、32並列のSIMD型演算器、専用ハードウェアによるDCT/IDCT演算回路により構成される。MPEG-4ハードウェアアクセラレータ、ビデオインターフェイス回路、オーディオインターフェイス回路を6.0mm×6.0mmに集積した。このMPEG-4 LSIはハードウェア・ソフトウェア協調処理をベースにしている。MPEG4シンプルプロファイルに対応し、符号化性能はQVGA10フレーム/秒、復号性能はQVGA15フレーム/秒となっている。54MHz動作時の消費電力は270mWである。
- 社団法人電子情報通信学会の論文
- 2003-07-17
著者
-
岩田 憲一
株式会社ルネサステクノロジSOCシステム統括部
-
岩田 憲一
(株)ルネサステクノロジシステムソリューション統括本部
-
植田 浩司
(株)ルネサステクノロジシステムソリューション統括本部
-
渡辺 浩巳
(株)ルネサステクノロジシステムソリューション統括本部
-
古賀 和義
(株)ルネサステクノロジ
-
小林 幸史
(株)ルネサステクノロジ
-
石田 義美
(株)ルネサステクノロジ
-
田中 史
(株)ルネサステクノロジ
-
波多江 博
(株)ルネサステクノロジ
関連論文
- 携帯電話向けメディアプロセッサの低消費電力化の動向
- 携帯機器向けフルHD対応H.264ハイプロファイルビデオコーデックIPの開発(組込みシステムプラットフォーム)
- 携帯機器向けHD対応低電力高画質H.264/MPEG-4ビデオコーデックIPの開発(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- パイプライン接続型MIADアーキテクチャによる映像処理技術(ARC-4 : アーキテクチャII,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- マルチコーデック対応可変長符号処理ハードウェアの性能評価(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 携帯機器向けフルHD対応H.264ハイプロファイルビデオコーデックIPの開発(組込みシステムプラットフォーム)
- 携帯機器向けフルHD対応H.264ハイプロファイルビデオコーデックIPの開発(組込みシステムプラットフォーム)
- マルチコーデック対応可変長符号処理ハードウェアの性能評価(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- マルチコーデック対応可変長符号処理ハードウェアの性能評価(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- A-4-29 H.264インタレース符号化における処理量削減のための参照フィールド選択方式(A-4.信号処理,一般講演)
- A-6-7 動画像コーデックIP向けH.264レート制御手法(A-6.情報理論,一般講演)
- 携帯端末向けMPEG-4ビデオ・コーデックハードウェアアクセラレータLSI(ディジタル情報家電,放送用,ゲーム機用システムLSI)
- D-11-109 MIADアーキテクチャ型PIPEを用いた精細度動き補償処理(D-11. 画像工学,一般セッション)
- I-055 疑似ローカルデコード画像を用いたH.264/AVCイントラ予測モード選択(グラフィクス・画像,一般論文)
- H.264/AVCの性能向上に向けた可変長モード符号化の拡張(コンシューマ機器および一般)
- 携帯電話向けメディアプロセッサの低消費電力化の動向(技術解説)