DRAM混載ロジックに対応したゲートシュリンク技術の開発
スポンサーリンク
概要
- 論文の詳細を見る
- 1999-11-19
著者
-
東 瑞穂
ソニー(株)
-
東 瑞穂
ソニー(株)cnc Lsi事業開発本部プロセス開発部
-
大沼 英寿
ソニー(株)cnc Lsi事業開発本部プロセス開発部
-
川平 博一
ソニー(株)cnc Lsi事業開発本部プロセス開発部
-
菊地 晃司
ソニー(株)CNC LSI事業開発本部プロセス開発部
関連論文
- A Column-Based Pixel-Gain-Adaptive CMOS Image Sensor for Low-Light-Level Imaging(VSLI一般(ISSCC'03関連特集))
- 適応ゲインカラム増幅に基づく高感度CMOSイメージセンサ
- A Column-Based Pixel-Gain-Adaptive CMOS Image Sensor for Low-Light-Level Imaging(VSLI一般(ISSCC'03関連特集))
- A Column-Based Pixel-Gain-Adaptive CMOS Image Sensor for Low-Light-Level Imaging(VSLI一般(ISSCC'03関連特集))
- A Column-Based Pixel-Gain-Adaptive CMOS Image Sensor for Low-Light-Level Imaging(VSLI一般(ISSCC'03関連特集))
- DRAM混載ロジックに対応したゲートシュリンク技術の開発
- メモリ混載ロジックに対応したリソグラフィCAD技術