スキャンパスの線長最適化とホールドタイム補償の一手法
スポンサーリンク
概要
- 論文の詳細を見る
LSIの動作テストのためにフリップフロップ(以後F/Fと記す)間にスキャンパスネットを張る方法は、一般的な手法であるが、昨今のLSIの製造プロセスの微細化に伴う設計回路の大規模化、高集積化によりスキャンパスネットの配線量がLSIのレイアウト収容性に与える影響は、無視出来ない存在となってきている。そのような状況のもとで、スキャンパスの付け替え処理に非対称な巡回セールスマン問題の解法を適用して、スキャンパスの配線量の削減を行う手法を社内レイアウトシステムGALET上で実現した。さらに付け替え後のスキャンパスネットに必要に応じてディレイバッファを挿入することにより、スキャンパスのホールドタイム補償を行った。本論文では、その手法の紹介とその効果の検証を行った結果について報告する。
- 一般社団法人情報処理学会の論文
- 1996-03-06
著者
関連論文
- リピータ挿入/ゲートサイジングを考慮したタイミングドリブン自動配置
- スキャンパスの線長最適化とホールドタイム補償の一手法
- ゲートアレイ/CBIC自動レイアウトシステムGALET(3) : 自動配置手法
- GA/CBIC自動レイアウトシステムGALETにおけるタイミングドリブン自動配置手法
- GA/CBIC自動レイアウトシステムGALETにおけるタイミングドリブン自動配置手法