スポンサーリンク
東京工業大学 大学院理工学研究科 電子物理工学専攻 | 論文
- 補間技術とバックグランド補償技術を用いた8-bit 600-MSps並列型ADCに関する研究(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 半導体の不純物によるキャリアと反転層のキャリアの違いは?
- C-12-63 並列型ADC用の参照電圧回路のRC遅延に関する検討(C-12.集積回路,一般セッション)
- C-12-18 コンパレータノイズがA/Dコンバータの性能に与える影響に関する研究(C-12.集積回路,一般セッション)
- C-12-19 容量DACの寄生容量がSAR ADCの精度に与える影響の検討(C-12.集積回路,一般セッション)
- C-12-56 インダクタの自己共振補正を考慮したLC-VCOの最適化(C-12.集積回路,一般セッション)
- C-12-58 ミリ波帯電力増幅器の出力整合回路における配線構造最適化の検討(C-12.集積回路,一般セッション)
- C-12-23 ダブルテールラッチ型コンパレータとプリアンプを用いたコンパレータの性能比較(C-12.集積回路,一般セッション)
- 異常ホール効果によるCoCr系媒体とCo/Pt多層媒体の磁化機構評価
- 強磁性ホール効果によるCoCr系媒体とCo/Pt多層媒体の磁化機構評価
- セットリング時間最適設計技術を適用したスイッチトキャパシタ回路におけるノイズ評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- B-4-28 ループ配列を用いた電波吸収体の数値解析および回路論的な整合条件の導出(B-4.環境電磁工学,一般セッション)
- C-12-15 60GHz帯CMOS差動増幅回路の高CMRR化に関する検討(C-12.集積回路,一般セッション)
- CT-2-1 歪みによるCMOSデバイスの高性能化(CT-2.ポストCMOSデバイス技術?-III-V MOS,ナノワイヤデバイス,グラフェンデバイス-,チュートリアルセッション,ソサイエティ企画)
- CS-2-2 超高速ADCの低FoM化技術(CS-2.広帯域・大容量ワイヤレスネットワークを実現するRFとディジタルのコラボレーション,シンポジウムセッション)
- 補間技術とバックグランド補償技術を用いた8-bit 600-MSps並列型ADCに関する研究(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- フェライト/センダスト複合磁気コアの熱処理による特性改善
- フェライトめっきパーマロイ微小球をプレス成型した複合磁気コアの磁気特性とコアロス
- フェライトめっきNi-Fe微小球をプレス成形した複合コア材料の高周波透磁率
- セットリング時間最適設計技術を適用したスイッチトキャパシタ回路におけるノイズ評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク