大澤 隆 | (株)東芝半導体技術研究所
スポンサーリンク
概要
(株)東芝半導体技術研究所 | 論文
- A 0.9V 150MHz 10mW 4mm^2 2-D Discrete Cosine Transform Core Processor with Variable Threshold-Voltage (VT) Scheme
- 低電圧化の動向 ( マイクロプロセッサ 5.)
- スピードを維持した50%省電力化回路
- スピードを維持した50%省電力化回路
- アウトライン・フォント文字生成LSI