A novel digital calibration technique for pipelined ADCs
スポンサーリンク
概要
- 論文の詳細を見る
This paper presents a digital background calibration technique to correct the capacitors mismatch, gain error and gain nonlinearities of 1.5bit/stage pipelined ADCs. The calibration technique uses a modified structure for the ADC stages, the skip-fill method and LMS algorithm and does not require any accurate calibration signal and any added analog circuitry; just some digital circuits are needed to fill the skipped samples and realize the LMS algorithm. Circuit level simulation results in a 90-nm CMOS technology are provided for a 12-bit 80-MS/s pipelined ADC to verify the effectiveness of the proposed calibration technique.
論文 | ランダム
- 鉄触媒によるCO-H_2-CO_2混合ガスからの炭素析出速度
- 製鋼スラグから溶出する環境規制元素の海水中相安定図
- 製鋼スラグから溶出する栄養成分元素の海水中相安定図
- 転炉スラグ成分の海水への溶出挙動
- シンポジウム 1 : アレルギー疾患治療ガイドラインの普及のアプローチ : 司会のことば