Improvement of time resolution of the double-oscillator time-to-digital converter using SFQ circuits
スポンサーリンク
概要
- 論文の詳細を見る
We have designed, fabricated and tested a time-to-digital converter (TDC) using SFQ logic circuits. The proposed TDC consists of two sets of ring oscillators and binary counters, and a coincidence detector (CD), which detects the coincidence of the arrival of two SFQ pulses from two ring oscillators. The advantage of the proposed TDC is its simple circuit structure with wide measurement range in addition to the high resolution and the high sensitivity of the SFQ TDC compared to semiconductor TDCs. The time resolution of the proposed TDC is limited by the resolution of the CD. In order to improve the resolution, we have developed a dynamic AND (DAND) gate, which can detect two simultaneous SFQ signal inputs with high accuracy. It was demonstrated that the time resolution of the TDC using the DAND gate is improved to be ±4 ps.
- Elsevier Science B.V.の論文
- 2007-10-01
著者
-
吉川 信行
横浜国立大学大学院工学研究院
-
吉川 信行
横浜国大工
-
Yorozu S
Nec Corp. Tsukuba Jpn
-
Yorozu Shinichi
Jst
-
Yorozu S.
Superconductivity Research Laboratory Istec
関連論文
- パイプライン化したビットシリアル単一磁束量子マイクロプロセッサの開発(ディジタル・一般)
- Nbアドバンストプロセスを用いた単一磁束量子浮動小数点演算器の設計(ディジタル,一般)
- SFQ TDCを用いた64kb Josephson/CMOSハイブリッドメモリのアクセスタイム測定(ディジタル,一般)
- Novel serial–parallel converter using SFQ logic circuits
- SFQ半精度浮動小数点乗算器の設計と試作(デジタル,一般)
- SFQ半精度浮動小数点加算器の設計と試作(デジタル,一般)
- C-8-10 SFQ浮動小数点乗算器の同期化および動作実証(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-9 アドバンスドプロセスを用いたSFQ半精度浮動小数点加算器の高速化に関する検討(C-8.超伝導エレクトロニクス,一般セッション)
- A-1-29 断熱的パストランジスタ論理回路ための共振型電源回路の検討(A-1.回路とシステム,一般セッション)
- C-8-13 Nb多層プロセスを用いて試作したシフトレジスタの測定評価(C-8.超伝導エレクトロニクス,一般セッション)