束データ方式による非同期式回路のFPGA設計支援ツールセットの構築(設計環境,システム設計及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
本稿では,FPGAへの実装を対象とした非同期式回路の設計支援ツールセットを提案する.提案するツールセットでは,束データ方式による非同期式回路の設計制約コマンド生成の自動化,タイミング検証の自動化,タイミング違反時の遅延調整の自動化を行う.提案するツールセットと商用のFPGA設計ツールを使用することにより,FPGAを対象とした束データ方式による非同期式回路設計が容易に行える.実験では,2つのベンチマークに対し提案するツールセットを適用し,回路面積,実行時間,消費電力,消費エネルギーの観点から同期式回路との比較を行う.
- 2012-05-23
著者
関連論文
- 束データ方式による非同期式回路の設計支援システムの構築(最適化技術,システム設計及び一般)
- 束データ方式による非同期式回路のFPGA設計支援ツールセットの構築 (VLSI設計技術)
- 束データ方式による非同期式回路のFPGA設計支援ツールセットの構築(設計環境,システム設計及び一般)
- 束データ方式による非同期式回路を対象としたシミュレーテッドアニーリングとシーケンスペアによるフロアプラン手法
- FPGAを対象とした束データ方式による非同期式回路の設計支援ツールセット (VLSI設計技術 デザインガイア2013 : VLSI設計の新しい大地)
- Altera FPGAにおけるGALS-NoCとその設計手法(FPGAアーキテクチャー, FPGA応用及び一般)
- Altera FPGAにおけるGALS-NoCとその設計手法(FPGAアーキテクチャー, FPGA応用及び一般)
- Altera FPGAにおけるGALS-NoCとその設計手法(FPGAアーキテクチャー, FPGA応用及び一般)
- 束データ方式による非同期式回路を対象としたシミュレーテッドアニーリングとシーケンスペアによるフロアプラン手法(物理設計,システム設計及び一般)
- FPGAを対象とした束データ方式による非同期式回路の設計支援ツールセット (ディペンダブルコンピューティング デザインガイア2013 : VLSI設計の新しい大地)