信号線・電源線ノイズのオンチップ測定と測定結果に基づいた特性の解析 : 学位取得までの道のりを振り返って(招待講演,学生・若手研究会)
スポンサーリンク
概要
- 論文の詳細を見る
本稿では信号線のノイズの問題として誘導性クロストークノイズの問題について述べる.90nmプロセスにおける誘導性クロストークノイズによる配線遅延変動の実測,配線モデルおよびノイズ特性の検証を行う.また,実測で検証した配線モデルを用いて先端プロセスにおける容量性,誘導性クロストークノイズの回路遅延への影響を定量的に予測する.電源ノイズの問題に対して電源ノイズ波形に対するの遅延の特性の検証,フルチップで電源ノイズ波形をシミュレーションするための回路モデル,電源ノイズ波形測定回路の提案,および電源ノイズを低減するデカップリング容量の特性の検証について述べる.
- 社団法人電子情報通信学会の論文
- 2010-12-09
著者
関連論文
- IEEE 802.15.4を用いたホームネットワーク向け無線ネットワークプロトコル(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- IEEE 802.15.4を用いたホームネットワーク向け無線ネットワークプロトコル(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- IEEE802.15.4を用いたホームネットワーク向け無線ネットワークプロトコル(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- ユニバーサルプラグアンドプレイ技術を用いたホームネットワーク一構成方式
- 電源ノイズによる遅延変動の測定と電源ノイズを再現するフルチップシミュレーション手法(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 電源ノイズによる遅延変動の測定と電源ノイズを再現するフルチップシミュレーション手法(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 電源ノイズによる遅延変動の測定と電源ノイズを再現するフルチップシミュレーション手法
- 電源ノイズによる遅延変動の測定と電源ノイズを再現するフルチップシミュレーション手法
- バス配線における誘導性クロストークノイズによる遅延変動の実測とノイズ重ね合わせ効果の検証(システムオンシリコン設計技術並びにこれを活用したVLSI)
- バス配線における誘導性クロストークノイズによる遅延変動の実測とノイズ重ね合わせ効果の検証(システムオンシリコン設計技術並びにこれを活用したVLSI)
- スタンダードセルで構成された電源ノイズ波形測定回路の提案(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- スタンダードセルで構成された電源ノイズ波形測定回路の提案(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- 90nmグローバル配線における誘導性クロストークノイズによる遅延変動の実測(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 90nmグローバル配線における誘導性クロストークノイズによる遅延変動の実測(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 90nmグローバル配線における誘導性クロストークノイズによる遅延変動の実測
- 90nmグローバル配線における誘導性クロストークノイズによる遅延変動の実測
- LSI配線における容量性,誘導性クロストークノイズの定量的将来予測 (VLSIのノイズ・タイミング解析)
- 誘導性・容量性クロストークノイズによる遅延変動の測定と評価(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 誘導性・容量性クロストークノイズによる遅延変動の測定と評価(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 信号線・電源線ノイズのオンチップ測定と測定結果に基づいた特性の解析 : 学位取得までの道のりを振り返って(招待講演,学生・若手研究会)