MEMSダイナミック光再構成型ゲートアレイにおけるMEMS組立精度(FPGA設計環境とテスト,FPGA応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
近年,トランジスタの微細化による集積回路の性能の向上が鈍化しつつあることから,ゲートアレイの利用効率を高めて性能向上を図る動的再構成デバイスが注目されている.そのような中で,我々は,ホログラムメモリ,レーザアレイ,ゲートアレイVLSIから構成される光再構成型ゲートアレイの研究を進めている.この光再構成型ゲートアレイではホログラムメモリから高速に,かつ動的に回路情報を読み出すことができ,ゲートアレイVLSIを逐次的に書き換えながら処理を進めることができる.結果,仮想的に大規模なゲートが実現できる.そのような研究の中で,我々はホログラムの遠隔書き換えを可能にするMEMS光再構成型ゲートアレイの開発を進めている.本稿では,このMEMS光再構成型ゲートアレイのMEMS部の組み立て許容誤差を明らかにする.
- 2011-01-10
著者
関連論文
- ダイナミック光再構成型ゲートアレイのブロック再構成(プロセッサアーキテクチャ(I),システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- 光再構成型ゲートアレイにおけるMEMSアドレッシング技術(デバイスアーキテクチャ)
- コンテキスト重ね合わせによる高速光再構成(プロセス・デバイス・回路シミュレーション及び一般)
- コンテキスト重ね合わせによる高速光再構成(プロセス・デバイス・回路シミュレーション及び一般)
- マルチコンテキスト光再構成ゲートアレイ(リコンフィギャラブルアーキテクチャ2)
- MEMSダイナミック光再構成型ゲートアレイにおけるMEMS組立精度(FPGA設計環境とテスト,FPGA応用及び一般)
- MEMSダイナミック光再構成型ゲートアレイにおけるMEMS組立精度(FPGA設計環境とテスト,FPGA応用及び一般)
- MEMSダイナミック光再構成型ゲートアレイにおけるMEMS組立精度(FPGA設計環境とテスト,FPGA応用及び一般)
- 位相ホログラムを用いた光再構成型ゲートアレイ(光波ネットワーク・光アクセスに向けた光波デバイス,光集積回路,一般(OFC報告))
- 0.18μmプロセス光再構成型ゲートアレイVLSI(再構成デバイス,FPGA応用及び一般)
- 0.18μmプロセス光再構成型ゲートアレイVLSI(再構成デバイス,FPGA応用及び一般)
- 0.18μmプロセス光再構成型ゲートアレイVLSI(再構成デバイス,FPGA応用及び一般)
- 0.18μmプロセス光再構成型ゲートアレイVLSI
- 0.18μmプロセス光再構成型ゲートアレイVLSI
- 0.18μmプロセス光再構成型ゲートアレイVLSI
- 偏光依存性ホログラムメモリを用いた9コンテキスト光再構成型ゲートアレイ(リコンフィギャラブルアーキテクチャ,デザインガイア2012-VLSI設計の新しい大地-)
- D-18-3 2コンテキストMEMS光再構成型ゲートアレイ(D-18.リコンフィギャラブルシステム)
- 120℃環境下での光再構成試験(リコンフィギャラブルアーキテクチャ/デバイス,リコンフィギャラブルシステム,一般)