リーク電流を考慮した2電源方式システムLSIの低消費電力設計法
スポンサーリンク
概要
- 論文の詳細を見る
2電源方式システムLSIの消費電力削減効果を解析的に検討した.システムLSIのリーク電流の種類と電流値の大小にかかわらず,低い電源電圧V_Lを高い電源電圧V_Hの約0.7倍(充放電による電力のみを考慮した場合の最適値)に設定することにより消費電力を最小にできる.
- 2008-10-01
論文 | ランダム
- 短チャネル低電源電圧CMOS回路における負荷容量の動的評価法
- An extension of Maxwell′s equations and the deduction from a Yang-Mills functional
- STUDY OF THE DETECTION AND CHANGES IN THE EXPRESSION OF EARLY PREGNANCY FACTOR ACTIVITY IN MICE
- Stable Multi-Grid Method for Optical Flow Estimation(Image Processing and Video Processing)
- 拡散反射面の等高線形成 : ホログラフィーシンポジウム