素子ばらつきを考慮した温度センサ回路の最適化設計(センサと応用,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク
概要
- 論文の詳細を見る
所望の温度誤差ばらつきに抑え、かつ面積を最小化する温度センサ回路の最適化設計について報告する。回路のシステムモデルから温度誤差ばらつきの伝達関数を素子ばらつきの関数で表し、Pelgrom係数を用いて素子ばらつきを面積の式に置き換えることで、温度誤差ばらつきの伝達関数を面積の関数で表現する。この温度誤差ばらつきと面積の関数を利用して、回路全体の面積と温度誤差ばらつきとの関係を理論的に解析することで、過剰な面積増加を招くことなく所望の温度誤差ばらつきに抑えることが可能である。設計の結果、温度50℃〜125℃での温度誤差ばらつき3σは、設計値±3.6℃に対し実測±1.4℃となり設計値内に抑えることができ、またコアサイズは0.37mm^2(IO込み)で実現でき、今回の設計方法の有効性を確認できた。
- 2008-10-15
著者
-
山口 基
Necエレクトロニクス(株)
-
四柳 道夫
NECエレクトロニクス株式会社基盤技術開発本部
-
四柳 道夫
Necエレクトロニクス(株)
-
四柳 道夫
Nec
-
早田 征明
Necエレクトロニクス(株)
-
田島 英幸
NECエレクトロニクス(株)
-
小山 哲弘
NECエレクトロニクス(株)
関連論文
- フォールディング補間アーキテクチャを用いた自己補正方式6ビット2.7GS/s ADC(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- バンドパスΔΣ変調器の伝達関数設計
- デジタル変調器を用いたマルチビットΔΣAD変換方式
- SC-9-4 SiGeバイポーラによる3.3V駆動10Gb/s光通信用ワンチップレシーバIC
- SiGe/Siフォトディテクタ搭載1Gb/sx8チャネルSi-OEICの開発
- GTTH(Gigabit To The Home)におけるチャネル識別方法の検討
- SiGe/Siフォトディテクタ搭載1 Gb/s動作8チャネル並列光伝送型OEIC
- GTTH(Gigabit To The Home)における多重分離方式に関する検討
- Cyclic方式D/Aコンバータの特徴を生かしたリニアリティ特性改善手法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- Cyclic方式D/Aコンバータの特徴を生かしたリニアリティ特性改善手法(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 1.5V 8b 8mW BiCMOSビデオA/Dコンバータ ( アナログ・アナデジLSIおよび一般)
- フルカラーTFT-LCDドライバ用8ビットDAC
- 3.3V256階調TFT-LCDドライバ
- 1.5V 8b 8mW BiCMOSビデオA/Dコンバータ
- 2V 10b 20Msps 電圧・電流モード混在直並列型A-D変換器
- O.4μm BiCMOSプロセスを用いた高速、低電力比較器
- 2V,10b,20Msps電圧・電流モード混在直並列CMOS A/D変換器
- 2.4Gb/s CMOSワンチップ光通信受信IC
- 2.4Gb/s CMOS1チップ光受信器
- 2.4Gb/s CMOSクロックリカバリ機能付き1:8DMUX
- 位相比較機能を有する6Gbps動作のCMOS DEMUXモジュール
- 4.25Gb/s CMOSファイバチャネルトランシーバLSI
- 4.25Gb/s CMOSファイバチャネルトランシーバLSI
- 4.25Gb/s CMOS ファイバチャネルトランシーバLSI
- 4.25Gb/s CMOSファイバチャネルトランシーバLSI
- 10Gb/sフレーム検出機能付きバイト同期DMUX
- 小型・低コスト光受信モジュール用2.4Gb/s 2R 1チップIC
- パネル討論 : アナログ, アナ・ディジLSIの将来像
- SC-12-7 2.125Gb/s BiCMOS ファイバチャネル送信LSI
- AV-DSPDアーキテクチャを用いた4.25GHz BiCMOSクロックリカバリ回路
- 4 Gb/s光データリンク用BiCMOS PLL回路 : クロック逓倍回路、クロック抽出回路
- 相補位相ブレンド方式によるデューティ50%補償CMOSリピータ
- 相補位相ブレンド方式によるデューティ50%補償CMOSリピータ
- C-12-17 CMOS高速クロック&データリカバリ回路の開発
- C-12-13 相補位相ブレンド方式によるデューティ50%補償CMOSリピータ
- 20Gb/s CMOS マルチチャンネル送信、受信LSI(2)
- 20Gb/s CMOS マルチチャンネル送信、受信LSI(1) : 全体構成
- C-3-4 2.5Gb/s GTTH用 PLCモジュール
- 識別機能内蔵位相比較器を用いたクロックリカバリIC開発
- 素子ばらつきを考慮した温度センサ回路の最適化設計(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 素子ばらつきを考慮した温度センサ回路の最適化設計(センサと応用,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 低電力・高速差動チョッパ型コンパレータ
- 低電圧に適した電流コンパレータ回路
- 電流モード・電流ツリー・低電圧A/D変換方式
- 2.4Gb/s CMOSクロックリカバリ機能付き1:8DMUX
- 2.4Gb/s CMOSクロックリカバリ機能付き1:8DMUX
- 2.4Gb/s CMOSクロックリカバリ機能付き1:8DMUX
- C-12-46 小面積インダクタによる広帯域LNA回路の検討(C-12.集積回路,一般セッション)
- GTTH用小型・高感度ONUの開発
- GTTH(Gigabit To The Home)における多重分離方式に関する検討
- AV-DSPDアーキテクチャを用いた4.25GHz BiCMOSクロックリカバリ回路
- 位相比較機能を有する6Gbps動作のCMOS DEMUXモジュール
- 広出力カレンジ、クラスAB型CMOS演算増幅器
- ATM-LAN用16-CAPトランシーバLSI
- ATM-LANトランシーバLSI用A/D変換回路
- ATM-LAN用3.3V 51.84Mb/s 16-CAPトランシーバLSI
- ATM-LANトランシーバLSI用AGC回路
- C-12-59 高速PLLにおける回路遅延による位相余裕の劣化とその影響
- 非同期ツリー型構造を用いた5Gb/s動作のCMOS1:8DEMUX 回路
- フォールディング補間アーキテクチャを用いた自己補正方式6ビット2.7GS/s ADC(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 全並列型A/D変換器における差動化による精度改善