機能可変型DSPプロセッサ
スポンサーリンク
概要
- 論文の詳細を見る
n×n個のプロセッサの配列から構成される新しいアーキテクチャの機能可変型シグナルプロセッサを設計した。このアーキテクチャは信号処理に向いており、プロセッサの柔軟性を保ちながら従来のマイクロプロセッサ手法より高性能の信号処理が実現できる。数多くのプロセッサを用いた並列信号処理アーキテクチュアはフォールト・トレランス性を有している。このアーキテクチャに基づいて0.5μm CMOSのプロセスでプロトタイプチップを試作した。
- 社団法人電子情報通信学会の論文
- 1999-07-22
著者
-
谷口 研二
大阪大学大学院工学研究科電子情報エネルギー工学専攻
-
谷口 研二
大阪大学 大学院 工学研究科
-
Tan Boon
大阪大学大学院工学研究科電子情報エネルギー工学専攻
-
Tan B
Osaka Univ. Osaka
-
吉村 隆治
日本テキサスインスツルメンツ株式会社
-
吉村 隆司
大阪大学 工学部 電子情報エネルギー工学科
-
Tan Boon
大阪大学 工学部 電子情報エネルギー工学科
関連論文
- ワイドバンドテレビチューナIC用イメージ除去フィルタの設計(集積エレクトロニクス)
- CMOSインバータ積分器を用いた0.5Vフィードフォワード型デルタ・シグマ変調器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 超低電圧動作ディジタルCMOS回路の特性補償に関する検討
- 10次チャネル・フィルタを搭載した低消費電力Zero-IFフル・セグメントISDB-T CMOSチューナの開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 周囲光電荷消去型距離画像CCD
- C-12-62 LNA不要な低消費電力TVチューナIC用RFフロントエンドの設計(C-12.集積回路,一般セッション)
- 強化学習における状態数を抑制するクラスタリング方法
- 集積回路設計を目指す学生・若手技術者に望むこと(学生・若手研究会)
- C-12-53 0.5V動作バイアス制御CMOS型VCO(C-12.集積回路,一般セッション)
- C-12-43 トランスを用いた雑音除去UWB差動CMOS LNA(C-12.集積回路,一般セッション)
- 広い入力ビットレート範囲をもつクロックリカバリ回路(電子回路)
- A-1-39 雑音統計を用いた微弱信号検出の通信への応用(A-1. 回路とシステム,一般セッション)
- C-12-65 トランスを用いた低電圧フォールデッド型CMOS LNA(C-12. 集積回路C(増幅回路),一般セッション)
- C-12-11 FFTを用いたフルディジタルCDR回路(C-12. 集積回路BC(クロック・発振器),一般セッション)
- 雑音統計を用いた微弱信号検出の通信への応用 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (センサ)
- 生体センシング用途向け超低消費電力△Σモジュレータ(電子回路)
- テレビ受信システム用ワイドバンドチューニングVCOの設計(集積エレクトロニクス)
- 0.5Vボディ入力コンパレータの特性補償に関する検討
- 多値化CDMA有線通信インターフェースの提案
- PLL出力における50%デューティ補償回路
- C-12-50 電源雑音に起因するジッタの見積もりとその低減法
- C-12-46 差動型VCOを用いたPLLのジッタ特性に関する考察
- C-12-45 2型3次チャージポンプPLLのループゲイン最適化
- 差動構成を用いたPLLの低ジッタ化
- PLL出力における50%デューティ補償回路の研究
- MOS電流モードロジックを用いた拡散符号生成器
- CMOS Rail-to-Railオペアンプ
- CDMA方式を用いた有線通信インタフェース
- SA-2-12 CDMA方式を用いたチップ間有線インターフェース
- SA-2-10 CMOS Rail-to-Rail OPAMP
- CDMA方式を用いた有線通信インターフェース
- CMOS Rail-to-Rail OPAMP
- PN符号パルス圧縮とビームフォーミング技術を用いた超音波立体視センサ(超音波)
- LNA不要な低消費電力TVチューナIC用RFフロントエンドの設計
- ケルビン法を用いたガスセンサ・アレイ用読み出し回路の設計
- C-12-24 無線通信用CMOSアナログ集積回路の低電圧化技術の開発(C-12.集積回路C(アナログ),一般講演)
- 1V電源動作・低フリッカノイズCMOSフィルタ
- 広帯域VCOを用いたCDRの検討(アナログ・デジアナ・センサ,通信用LSI)
- 帯域可変G_m-Cフィルタのチューニング技術に関する検討
- 極低エネルギー注入ボロンの熱処理時におけるドーズロス現象
- キャパシタばらつきに依存しないアルゴリズムを用いた高精度パイプラインA-Dコンバータ
- CMOS Rail-to-Railオペアンプ
- CMOS Rail-to-Railオペアンプ
- CMOS Rail-to-Railオペアンプ
- SA-2-9 CMOS-PLL (Phase-Locked Loop) の設計
- 強化学習による超音波アレーセンサの指向性設計
- エラー検出回復方式における加算器の性能評価(システム設計・高位論理設計,システムオンシリコンを支える設計技術)
- 加算器におけるクロック周期に応じた遅延エラー率の評価(若手研究会)
- 大気圧プラズマ洗浄装置のICダメージ評価
- 極低消費電力品質モニタ回路
- 極低消費電力品質モニタ回路(アナログ・ディジアナ・センサ,通信用LSI)
- 高精度品質保証期限モニタ回路
- SA-2-5 機能可変型DSP
- 機能可変型DSPプロセッサ
- 機能可変型DSPプロセッサ
- 機能可変型DSPプロセッサ
- 機能可変型DSPプロセッサ
- 機能可変型DSPプロセッサ
- 機能可変型DSPプロセッサ
- 極薄酸化膜の直接トンネリング電流計算における複素バンド構造モデルの重要性
- 極薄酸化膜の直接トンネリング電流計算における複素バンド構造モデルの重要性
- 動作レベルシミュレーションによるディジタル制御発振器における容量スイッチングの影響の解析(研究速報)
- シリコン単結晶における複空孔-酸素複合欠陥の形成・分解機構(半導体材料・デバイス)
- キャパシタばらつきによらないパイプラインA-Dコンパータ用高速MDAC
- C-12-19 低消費電力, 14bit, 50MSample/s パイプライン ADC の設計
- SA-2-11 CMOSニューロ回路の設計
- 産学共同研究に対する意識改革の必要性
- TK-7-11 次世代電子デバイス教育研究開発拠点(TK-7.情報・電気・電子グローバルCOEの活動と今後の計画,大会委員会企画)
- TK-7-11 次世代電子デバイス教育研究開発拠点(TK-7.情報・電気・電子グローバルCOEの活動と今後の計画,大会委員会企画)
- TK-7-11 次世代電子デバイス教育研究開発拠点(TK-7.情報・電気・電子グローバルCOEの活動と今後の計画,大会委員会企画)
- TK-7-11 次世代電子デバイス教育研究開発拠点(TK-7.情報・電気・電子グローバルCOEの活動と今後の計画,大会委員会企画)
- TK-7-11 次世代電子デバイス教育研究開発拠点(TK-7.情報・電気・電子グローバルCOEの活動と今後の計画,大会委員会企画)
- TK-7-11 次世代電子デバイス教育研究開発拠点(TK-7.情報・電気・電子グローバルCOEの活動と今後の計画,大会委員会企画)
- TK-7-11 次世代電子デバイス教育研究開発拠点(TK-7.情報・電気・電子グローバルCOEの活動と今後の計画,大会委員会企画)
- 遺伝的アルゴリズムを適用した Fuzzy ART による2リンクロボットアームの行動獲得の効率化
- エラー検出回復方式における加算器の性能評価
- 強化学習を用いた超音波アレーセンサの指向性の最適設計法
- プロセスばらつきを用いた並列型A/Dコンバータの設計
- トリプルバンドGPS受信機の設計(ポスター講演,学生・若手研究会)
- コード変調方式TOF距離画像センサ