2線式電流モード論理に基づく多値集積システムの構成
スポンサーリンク
概要
- 論文の詳細を見る
多値集積回路は、配線に起因する性能劣化を抑制する有力な一手法であるが、デバイスの微細化に伴い、高信頼性や低消費電力性を維持するためには低電圧化が必須である。筆者らは、低電圧時に高速動作を可能にする多値集積回路技術として、2線相補信号で駆動させるソース結合形電流モード多値集積回路を提案してきた。この方式に基づく多値信号識別部(スレショルドディテクタ)を用いることにより、低電圧時に高速動作をするしきい論理回路網が構成できる。一方、パスゲート及びマルチプレクサは多値への拡張性に優れ、構成上有用なゲートである。これらの論理ゲートを総合的に活用すれば、より特長ある論理回路網の構成が可能となると考えられる。本稿では以上のような観点から、ソース結合形電流モード多値集積回路に基づくパスゲートとマルチプレクサの構成とその応用例の1つである多値Dラッチについて述べる。
- 社団法人電子情報通信学会の論文
- 1996-03-11
著者
関連論文
- ウィンドウ並列・ピクセル並列アーキテクチャに基づくステレオビジョンプロセッサ
- ウィンドウ並列・ピクセル並列アーキテクチャに基づくステレオビジョンプロセッサ(デジタル・情報家電, 放送用, ゲーム機用システムLSI, 及び一般)
- 最適スケジューリングに基づく3眼ステレオビジョンVLSIプロセッサの構成
- C-12-7 面積・時間制約下での消費エネルギー最小化のためのハイレベルシンセシス
- C-12-20 ダイナミック記憶に基づく多値ロジックインメモリVLSI回路
- 転送ボトルネックのないセンサ・メモリアーキテクチャに基づくモーションステレオVLSIプロセッサの構成
- 2P1-N3 高性能ステレオビジョンVLSIプロセッサの試作(46. 知能ロボットシステム用高性能プロセッサ)
- 1A1-50-068 高信頼ステレオマッチングとその VLSI 化
- 1A1-50-067 距離変換に基づくロボットマニピュレータ障害物回避 VLSI プロセッサ
- 2線式電流モード論理に基づく多値集積システムの構成
- マルチエミッタ形量子効果トランジスタに基づくEquivalence論理回路網の構成
- 1. Next-Generation Intelligent Systems for Real-World Application and Requirements for Media Processors