高性能軌道計画VLSIプロセッサと高安全知能自動車への応用
スポンサーリンク
概要
- 論文の詳細を見る
運転中の危険を自律的に検出し運転者に警報を与えるシステムを実現するためには, 安全な走行軌道の存在を高速にチェックするための軌道計画が重要となる.軌道計画においては, 膨大なリアルワールド3次元情報を高速に処理するため, 並列VLSIプロセッサの開発が重要となる.並列VLSIプロセッサの高性能化においては, メモリ・演算器間の転送ボトルネックのない構成が重要となる.本稿では, メモリと演算器の一体化により転送ボトルネックを解消するロジックインメモリアーキテクチャに基づく軌道計画VLSIプロセッサを提案する.
- 2000-04-28
論文 | ランダム
- 最適制御理論を用いた自動周波数制御の新方式
- カルマンフィルタによる対日情報を取り入れた瞬時電力負荷予測について
- A POSSIBLE MECHANISM OF INFERTILITY BY ACUTE CADMIUM INTOXICATION
- INTRA- AND INTERINDIVIDUAL VARIATION IN THE MACOKINETICS OF TACROLIMUS (FK506) IN KIDNEY TRANSPLANT CIPIENTS - IMPORTANCE OF TROUGH LEVEL AS A PRACTICAL INDICATOR
- ショックチュ-ブによる粉末試料の分光測定-2-スペクトル反転温度と衝突消光断面積