組込み向け並列信号処理エンジンによる複合メディア処理
スポンサーリンク
概要
- 論文の詳細を見る
組込み機器向けにメディア処理やネットワーク処理の高速化を目的として, スレッドレベルの並列信号処理エンジンを開発中である.本エンジンはプログラム制御部, メモリ制御部, データストテージと複数の演算部から構成される.各演算部は独立したレジスタファイルを持っており, 演算部間やデータストレージとの間はメッセージベースでデータ転送を行う.プログラム制御部は演算部にスレッドを割り当て並列に実行させる.またマルチスレッド支援機構を持ち, スレッド入れ替えに伴うオーバーヘッドを隠蔽することで処理の効率を向上させている.本稿では, メディア処理の例として離散コサイン変換を並列信号処理エンジンに実装し, その性能を評価した.
- 社団法人電子情報通信学会の論文
- 2001-07-19
著者
-
廣野 英雄
三洋電機株式会社
-
岡本 一晃
三洋電機株式会社
-
廣野 英雄
三洋電機(株)ハイパーメディア研究所
-
岡本 一晃
三洋電機(株)ハイパーメディア研究所
-
三浦 宏喜
三洋電機(株)ハイパーメディア研究所
関連論文
- マクロブロックの優先度を用いたリアルタイム動画像通信に関する検討
- マクロブロックの優先度を用いたリアルタイム動画像通信に関する検討
- マクロブロックの優先度を用いたリアルタイム動画像通信に関する検討
- マクロブロックの優先度を用いたリアルタイム動画像通信に関する検討
- B-15-27 IP電話の無線IPv6化に関する検討(B-15.モバイルマルチメディア通信)
- 組込み向け並列信号処理エンジンによる複合メディア処理
- D-6-9 組込み向け並列信号処理エンジンの実装と基本動作
- D-6-8 組込み向け並列信号処理エンジンのアーキテクチャ
- 超並列計算機のための同期処理機構とその評価
- 超並列計算機RWC-1の入出力機構とその基礎評価(並列処理)
- 超並列計算機BWC-1相互結合網ルータの実現
- マルチスレッド計算機における同期機構とパイプライン構成
- 超並列要素プロセッサRICA-1とその基本性能
- 超並列要素プロセッサRICA-1とその基本性能
- 超並列要素プロセッサRICA-1とその基本性能
- 相互結合網のトポロジを活かしたシステム支援機能とその評価
- 超並列計算機におけるマルチスレッド処理機構と基本性能
- RWC-1の要素プロセッサ : 細粒度並列処理機能の強化
- RWC-1 におけるスレッド実行と基本性能
- RWC-1の入出力機構と基本性能
- RWC-1のシステム構成と基本動作
- RWC-1の入出用ATMノード
- RWC-1のマルチスレッド処理機構
- RWC-1における多レベル並列処理
- データ駆動計算機SPMの性能評価(2)
- データ駆動計算機EDDENの演算機構
- データ駆動計算機EDDENの通信制御機構
- データ駆動計算機EDDENにおける発火制御とカラー管理
- 高並列データ駆動計算機EDDENの概要
- データ駆動計算機SPMの性能評価(1)
- データ駆動計算機 EDDEN とその性能評価 (並列処理)
- データ駆動計算機 EDDEN とその性能評価
- データ駆動計算機CYBERFLOWにおける構造解析の並列処理
- RWC-1の入出力リングバス : テストベッド上での実装
- RWC-1の階層型MDCE網
- 超並列向け相互結合網MDCEの提案と評価
- RWC-1相互結合網用プロトタイプ・ルータの設計
- 超並列計算機RWC-1の命令セットアーキテクチャ
- RWC-1相互結合網用プロトタイプ・ルータの設計
- 超並列計算機RWC-1の命令セットアーキテクチャ
- 超並列計算機RWC-1用プロセッサチップの設計
- 超並列計算機RWC-1用プロセッサチップの設計
- データ駆動計算機EDDENにおける並列画像処理
- データ駆動計算機EDDENの要素プロセッサLSI
- D-6-2 エンベデッドRISCアーキテクチャalephの符号化形式演算命令の拡張
- データ駆動計算機EM-4における基本動作試験法
- データ駆動計算機EM-4プロトタイプのハードウェア構成
- データ駆動計算機EM-4プロトタイプのデバグ環境