マルチベクトルプロセッサVPP結合部の実装方式
スポンサーリンク
概要
- 論文の詳細を見る
画像処理をはじめ、様々な分野における高速処理の要求がますます高まってきており、各種並列処理計算機が提案されている。我々は通産省工業技術院が推進している大型プロジェクト「科学技術用高速計算システムの研究開発」の一環として、画像処理を応用の一つとする、高機能並列処理プロセッサVPP(Variable Processor Pipeline)の研究開発を進めている。VPPは第1図に示すごとく、ベクトル演算装置PU(Processor Unit)、共有メモリ等を高速な結合部で結合した、MIMD型の並列計算機である。PUの方式、結合部の制御方式については文献(1),(2),(3)に詳しいので、以下本報告では、この結合部の高速化のための方式上の工夫、および実装上の問題点とその解決方法に焦点をあて説明する。
- 一般社団法人情報処理学会の論文
- 1989-03-15
著者
関連論文
- アドレストレースによるOSの性能評価
- マルチプロセッサシステムにおけるUNIXの性能評価
- UNIXシステムのネットワーク性能評価
- ベクトルプロセッサPUのFortranコンパイラの開発
- マルチベクトルプロセッサVPP結合部の実装方式
- ベクトルプロセッサPUのアドレス制御方式
- 特集「オプトエレクトロニクス」の編集にあたって
- QRMを備えた高信頼サーバの試作と評価
- アドレストレース駆動シミュレータの開発
- NDBからRDBへのスキーマ変換方式の評価
- QRMを備えた高信頼サーバのハードウェアアーキテクチャ
- 2. 専用VLSIプロセッサの具体例 2.4 VLSI 画像処理プロセッサ (専用VLSIプロセッサ)
- 3. アーキテクチャ 3.1 画像処理マシン (並列処理マシン)