分割論理シミュレーションの一手法
スポンサーリンク
概要
- 論文の詳細を見る
近年、半導体技術の大幅な進歩により、論理装置の大規模化が急激に進んでいる。これらの論理装置を短期間で開発するために、論理シミュレーションを用いた論理検証は欠くことができない技術であり、より早く装置環境での動作確認が重要である。一方、従来の論理シミュレーション技術では、シュミレーション処理を行う処理装置の主記憶容量により取扱い論理規模が限定され、論理回路全体を対象としたシミュレーションを実施できない。そこで、大容量の記憶域を持つ拡張記憶装置(ES:Extended Storage)を用いた、大規模論理装置の高速な論理シミュレーション手法(ゼロディレイ・クロック同期方式)について述べる。
- 一般社団法人情報処理学会の論文
- 1992-02-24
著者
関連論文
- 一時的観測不能領域抽出による超高速ベクトル化故障シミュレータの開発
- 超高速論理シミュレータVELVETにおけるクロックイベント抑止方式
- 超大形電子計算機HITAC M-200Hの論理シミュレーション
- ベクトル化イベントドリブン方式の高速化手法
- クロック同期ゼロディレイ論理シミュレーションにおける擬似論理接続方式
- 論理シミュレーション結果検索の一手法
- 分割論理シミュレーションの一手法
- 多階層論理図記法
- 論理データ入力支援機能について
- 部分更新方式による論理コンパイル時間の短縮
- 論理回路図簡略記法に関する考察