ハードウエア記述言語(HDL)のシステム設計エンジニアリングへの適用
スポンサーリンク
概要
- 論文の詳細を見る
近年、プロセス制御システムに代表されるように、制御システムは大規模化かつ複雑化し、そのシステム設計エンジニアリングの効率向上が益々その重要性を増している。今回、システム設計エンジニアリングに関してハードウエア記述言語(HDL)設計手法に基づく設計・テスト・デバッグ手法について提案する。HDLは、元来VLSI設計のためのハードウエア記述言語であるが、電子システム設計のためのシミュレーション言語、モデリング言語、プログラミング言語、論理合成言語でもある。当社では、既にこのHDL設計手法を採用し、各種ASICチップ開発に適用することにより、従来の回路図面を利用したゲートレベルの設計手法と比較してその開発期間の大幅短縮を計ることが出来た。我々は、VLSI設計において自動論理合成と相まって開発効率の飛躍的な向上をもたらしたこのHDLを"システム記述言語"と位置づけ、システム設計エンジニアリングヘの適用を現在検討している。このHDLによるエンジニアリング手法は、マルチシステムベンダ及びエンドユーザに対して共通なエンジニアリング・データベースとシミュレーション環境を提供し、コンカレントな設計・テスト・デバックを可能にするものである。本手法により、汎用ワークステーション上で制御内部計器とプロセスモデル等を結合した統合シミュレーションを効率よく行うことができる。本手法を簡易プロセスモデルを含む実験システムに適用し、その有用性を確認した。本稿では、HDLによるエンジニアニング手法の開発の狙い、特徴、HDLによるシステム設計エンジニアリング環境、実験システム適用事例等について述べる。
- 一般社団法人情報処理学会の論文
- 1993-09-27
著者
-
久保 典夫
横河電機(株)eda開発センター
-
佐野 直樹
横河電機(株)eda開発センター
-
滝鼻 容子
横河電機(株)EDA開発センター
-
佐野 直樹
構河電機(株)デバイス研究所
-
滝鼻 容子
構河電機(株)デバイス研究所
-
久保 典夫
構河電機(株)デバイス研究所
関連論文
- LSIテスト支援システム--仮想テスタPreTestStation (半導体ソリューション特集)
- ディジタル/アナログ波形表示ツール(CEEDS-GT)の開発(3) : 適用事例
- ディジタル/アナログ波形表示ツール(CEEDS-GT)の開発(2) : 構成/ユーザインタフェース
- ディジタル/アナログ波形表示ツール(CEEDS-GT)の開発(1) : システム概要
- HDLによるコ・デザイン環境の構築
- HDLによるフィールドバス・チップの開発(2) : 検証環境
- HDLによるフィールドバス・チップの開発(1) : チップ概要
- HDLによる通信制御用チップの開発環境の構築
- HDLによるCPUコア搭載ASIC開発環境の構築
- VHDLの設計エンジニアリングへの適用(2) : プログラマブル・ロジック・コントローラ
- VHDLの設計エンジニアリングへの適用(1) : プロセス制御システム
- Verilog-HDLを用いた言語設計教育事例(2) : 事例紹介
- Verilog-HDLを用いた言語設計教育事例(1) : カリキュラムの概要
- HDLによる音声処理用DSPの開発(2) : テスト環境
- HDLによる音声処理用DSPの開発(1) : 開発概要
- ハードウエア記述言語(HDL)のシステム設計エンジニアリングへの適用
- ASIC設計・デバックサポートシステム : CEEDS-ASIC
- ASIC設計・デバックサポ-トシステムCEEDS-ASIC
- 大規模ASIC設計・デバックサポートシステム : CEEDS-ASIC