インターフェースシミュレータの開発
スポンサーリンク
概要
- 論文の詳細を見る
大規模回路の設計においては、階層的設計手法と早期検証による設計効率の向上が重要である。階層的設計手法により、回路を構成する各モジュールは、動作レベル、レジスタ転送レベル、ゲートレベル等それぞれ異なったレベルで記述されるため、早期検証を実現するためには、これら異なるレベルのモジュールが混在したものをシミュレートできるミックスシミュレータが必要と考えられる。このような観点から、我々は階層的ハードウェア設計言語H^2DLに基づく設計検証ツールとしてミックスシミュレータFALの開発を進めてきた。H^2DLには4つの記述形式があり、その1つインターフェース記述では機能レベルで入出力のタイミングを記述できる。ミックスシミュレータFALにおいて、インターフェース記述を模擬する部分を特にインターフェースシミュレータと呼んでいる。本論文では、インターフェースシミュレータにおけるディレイ処理とタイミング処理の実現方法について述べる。
- 1986-10-01
著者
-
市村 徹
株式会社 東芝 超lsi研究所
-
武井 勉
株式会社東芝ULISI研究所
-
関根 優年
株式会社東芝ULISI研究所
-
関根 優年
東芝 Ulsi研
-
武井 勉
東芝 超lsi研
-
矢野 栄一
株式会社 東芝 Ulsi研究所
-
相原 雅己
株式会社 東芝 超LSI研究所
-
武井 勉
株式会社 東芝 超LSI研究所
-
関根 優年
株式会社 東芝 超LSI研究所
-
相原 雅己
東芝 超lsi研
-
相原 雅己
株式会社 東芝 ULSI研究所