制御用マルチコンピュータシステムにおける共有メモリの設計と解析
スポンサーリンク
概要
- 論文の詳細を見る
Recently, multi-minicomputer architecture is being widely adopted in control computer applications because of its higher performance/cost, expandability, responsiveness, and availability. In typical architecture, each processor has its own memory and shares a common memory. As the common memory stores the system data and the global plant data, it plays a key role. There are three major design considerations. First of all, the large common area must be easy for a 16-bit-minicomputer to access. Secondly, the common memory must be highly reliable. If it has a failure, the entire system operation will shut down. Finally memory conflicts must be kept low so that the performance decrease will be within the limit. In this paper, the actual design for the first two considerations is described. For the third problem, the new method to calculate the waiting time in the system which has both the common memory and the the processor's own memory is discussed. These designs are realized in HIDIC 80 (Hitachi Digital Control Computer).
- 一般社団法人情報処理学会の論文
- 1978-09-15
著者
-
小林 芳樹
株式会社日立製作所日立研究所 情報制御第二研究部
-
小林 芳樹
(株)日立製作所
-
前島 英雄
(株)日立製作所日立研究所第8部
-
坂東 忠秋
株式会社日立製作所 日立研究所
-
坂東 忠秋
(株)日立製作所日立研究所
-
前島 英雄
(株)日立製作所半導体事業本部
-
前島 英雄
(株)日立製作所
-
小林 芳樹
日立 日立研
-
井手 寿之
(株)日立製作所大みか工場
-
川本 幸雄
(株)日立製作所日立研究所
-
坂東 忠秋
日立 日立研
-
川本 幸雄
日立 日立研
関連論文
- 描画属性処理機構を強化した高速グラフィックス・プロセッサ
- 4.図形・画像処理LSI(最近の画像処理用LSI技術)
- 高集積マイクロコンピュータに適したマイクロプログラム制御方式
- 二値画像の各種拡大/縮小方式の性能評価および処理速度改良方式
- ANC音声認識の非線形手法による一制御法の検討
- 命令レベル並列計算機のためのリカレンス演算の高速化手法とコンパイラへの実装
- アーキテクチャ・プログラマビリティを備えたマイクロプロセサの設計手法
- 車群のDPマッチングを用いた車の旅行時間推定
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz 1.2W 1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- 歩行ガイドロボット実用化のための研究開発 : マッチング・ファンド方式による産学連携研究開発事業 (NEDO, JSPS)
- 歩行ガイドロボット実用化のための研究開発 - マッチング・ファンド方式による産学連携研究開発事業(NEDO, JSPS) -
- 高性能画像認識装置(HIDIC-IP/200)のアーキテクチャ
- パタン認識における決定木の最適化方法とその評価
- テンプレートマッチングにおけるハードウェア化と高速化手法の開発
- 画像処理による交差点交通流監視方法の研究 : 待ち行列長自動計測方法の提案と評価
- 画像処理による交通流監視方法の研究
- 画像処理による交通流監視方法の研究
- 車番認識システムへの濃淡パターンマッチング処理の応用
- 外付けI/Oエンジン方式を用いたストリームサーバの実現(システムソフトウェア設計・構成論)
- 汎用マイクロプログラムトランスレータMARTRANのコード生成方式
- マルチマスクオペレーションを効率よく実行する画像処理用LSI-ISPのアーキテクチャ
- 多機能性を実現する画像処理用LSI-ISPのアーキテクチャ
- スーパミニコン内蔵型ベクトルプロセッサの演算制御方式
- 共有バスで接続されたマルチプロセッサのキャッシュメモリ構成
- グラフィック・ディスプレイ・ターミナルのための端末作画システム
- セグメント分解法による高速図形発生方式とその評価
- 高機能ディスプレイ端末のためのグラフィック・プロセッサの開発およびその評価
- 車載向け画像処理システム
- 話題の製品と技術 インテリジェント画像認識システム--CompactPCI画像認識ボードYP-950C コンパクト画像処理ユニットNVP-930N
- 高性能1チップ画像処理LSIの開発
- 打刻文字検査装置の開発
- テンプレートマッチングの高速化戦略とGAによる最適化
- テンプレートマッチングの高速化戦略とその最適化
- DPマッチングに基づいた位置計測のための画像パターン探索手法
- 画像処理を用いたエスカレータの乗客監視
- 空間微分および差分処理を用いた車両抽出法
- 機能分散型デュアルプロセッサ構成による高機能グラフィック・ディスプレイの設計と評価
- 画像処理応用交通流計測システムのアーキテクチャ
- SuperHマイクロプロセッサの低消費電力・高性能化技術
- SuperHマイクロプロセッサの低消費電力・高性能化技術
- SuperHマイクロプロセッサの低消費電力・高性能化技術
- 高性能画像処理LSl(lSP-X)の開発とインテリジェントカメラへの応用
- シミュレーションによる大型制御用計算機構成の評価と検討
- 画像処理による車輌の位置を計測する方法の研究
- 画像処理による予防安全のための走行環境認識技術の検討
- 1チップ画像処理LSI(ISP-X)の開発
- 並列処理用OS SKY-1 : 開発構想
- 高速内蔵型PrologプロセッサIPPの設計
- プラントにおける漏洩監視システム
- 制御用16ビットマイクロコンピュータのアーキテクチャ
- 高速・高品位日本語文字出力方式の検討
- 制御用マルチコンピュータシステムにおける共有メモリの設計と解析
- マルチミニコンピュータシステムにおける共有I/Oバス制御方式とその評価
- マイクロコンピュータ開発における新しい概念の創造活動 (私の研究生活事始め)
- S3-3 高性能画像処理LSI(ISP-II)
- 2)画像処理用キャッシュメモリー(イメージキャッシュ)の検討(〔画像通信システム研究会(第75回)画像処理・画像応用研究会(第79回)〕合同)
- 画像処理用キャッシュメモリ(イメージキャッシュ)の検討
- 歩行ガイドロボット実用化のための研究開発
- ディスプレイ用LSI (ディスプレイ--最近の進歩) -- (関連技術の進歩)
- ISSCCの動向と日立製作所の発表論文 (OAを推進するVLSI技術) -- (基盤技術)
- ISSCC′86に見る半導体技術の動向 (情報産業を推進するVLSI技術)
- 画像処理プロセッサ
- 画像処理LSI--ISPのア-キテクチャ (FA化のための視覚・画像処理技術) -- (基礎解説&開発動向)
- タイトル無し
- 画像処理を用いた車番認識システムの開発