ナノ開口・大開口のエッチングを可能とする輪郭描画法
スポンサーリンク
概要
- 論文の詳細を見る
This paper proposes a method for fabricating size-varied structures from nanometer scale to millimeter scale on the same wafer precisely. The advancement in nanometer scale lithography and DRIE have enabled us to develop a lot of applications of high aspect ratio nano structures. However, DRIE conditions optimized for nanometer scale openings are often incompatible with large size openings due to the aspect ratio dependence of optimum conditions. Applying DRIE conditions optimized for small openings to large openings results in lots of silicon pillars in trenches. To solve the problem, this paper proposes a two-step etching method: the etching of nano-structures plus contours of large area patterns followed by the etching of the rest with optimum conditions respectively. The contours etching in the first step enabled us precise alignment of nano-patterns to large patterns. Its capability has been shown by successful fabrication of optical switches which are consisted of large etched areas and fine comb-drive actuators on a 4-inch 25 μm SOI wafer.
- 社団法人 電気学会の論文
- 2006-06-01
著者
-
柴田 直
東京大学大学院工学系研究科都市工学専攻
-
三田 吉郎
東京大学
-
久保田 雅則
東京大学
-
久保田 雅則
東京大学大学院新領域創成科学研究科基盤情報学専攻
-
三田 吉郎
東京大学大学院工学系研究科電気工学専攻
-
マーティ フレデリック
ESYCOM, Ecole Superieure d'Ingenieurs en Electronique et Electrotechnique
-
ブルイナ タリク
ESYCOM, Ecole Superieure d'Ingenieurs en Electronique et Electrotechnique
-
三田 吉郎
東大
-
三田 吉郎
東京大学大学院電気系工学専攻
-
柴田 直
東大
-
柴田 直
東京大学大学院工学研究科電気系工学専攻
-
ブルイナ タリク
Esycom Ecole Superieure D'ingenieurs En Electronique Et Electrotechnique
-
マーティ フレデリック
Esycom Ecole Superieure D'ingenieurs En Electronique Et Electrotechnique
関連論文
- 心理学的脳モデルVLSIシステムによる柔軟な視覚情報処理(高機能イメージセンサとその応用)
- 理科系の国フランス : INRIA滞在記(グローバル・アイ)
- 7503 民官学の連携による地方都市中心市街地の将来ビジョン形成に関する研究 : 喜多方における地域資源を活かしたまちづくりの実践 その6(都市空間, 都市計画)
- 静電駆動型大面積MEMSにおける消費電力
- 入力データの自己モデル生成を用いた隠れマルコフモデルの絶対評価スコアリング
- K-Means学習プロセッサシステムのためのマルチチップ・アーキテクチャ(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 画素差分情報の膨張処理を用いたアナログ動体検出VLSIシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 連想プロセッサアーキテクチャに基づく逐次データソーティングVLSI(集積エレクトロニクス)
- 心の情報処理に学ぶVLSIブレインプロセッサ : 実時間画像認識を目指して(ニューロハードウェア,「ニューロハードウェア」及び「一般」)
- K-means VLSIプロセッサと画像の自己領域分化への応用(ニューロハードウェア,「ニューロハードウェア」及び「一般」)
- エッジ情報に基づいての自分の動きを検出するためのハードウェア・アルゴリズムの研究(ニューロハードウェア,「ニューロハードウェア」及び「一般」)
- ナノ開口・大開口のエッチングを可能とする輪郭描画法
- D-11-7 小波変換領域で3次スプライン補間法によるデジタル画像符号化(D-11.画像工学A(画像基礎・符号化),一般講演)
- 心理学的脳モデルVLSIシステムを用いた柔軟な画像認識(プロセッサ, DSP, 画像処理技術及び一般)
- Analog Edge-Filtering Processor Employing Only-Nearest-Neighbor Interconnects
- ブロックサイズ可変エッジヒストグラムを用いた物体検出ハードウェアアルゴリズム (パターン認識・メディア理解)
- アナログ・デジタル融合アーキテクチャに基づく実時間画像特徴ベクトル生成VLSIプロセッサ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- アナログ・デジタル融合アーキテクチャに基づく実時間画像特徴ベクトル生成VLSIプロセッサ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- V-IおよびI-V変換回路を搭載した低消費電力スイッチトカレントCDMAマッチトフィルタ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- フローティングゲートMOS CDMAマッチトフィルタにおける擬似並列マルチパス検出アーキテクチャ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- V-IおよびI-V変換回路を搭載した低消費電力スイッチトカレントCDMAマッチトフィルタ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- フローティングゲートMOS CDMAマッチトフィルタにおける擬似並列マルチパス検出アーキテクチャ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 沿面放電測定用マイクロセンサの開発
- CMOSバンプ回路を用いた電流モード動きフィールド生成回路(メディア処理技術,システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- ブロックサイズ可変エッジヒストグラムを用いた物体検出ハードウェアアルゴリズム(一般セッション,パターン認識とメディア理解のフロンティアとグランドチャレンジ)
- 連想するハードウェアをべースとした"しなやかな"知的電子システム
- 心の情報処理に学ぶ新たなVLSIシステムアーキテクチャ(若手研究会)
- (マイクロマシン特集号)
- マイクロマシンによるファブリペロー型波長可変フィルタの作製と光ファイバへの結合
- 電気的、機械的、光学的デバイスのアセンブリを目指したマイクロコネクタの製作と評価
- 方向性エッジヒストグラムマッチングVLSIプロセッサを用いた実時間3次元動きフィールド生成システム(一般セッション,パターン認識とメディア理解のフロンティアとグランドチャレンジ)
- 2P1-3F-D4 多数マイクロマシンを用いた物体搬送システムの制御手法に関する研究 : 自律分散搬送システムを指向した MEMS
- 2A1-A09 バルクマイクロマシニングによるアレイ型エアーフローアクチェータ : 自律分散搬送システムを指向した MEMS
- 集積回路のセキュリティ : 故障解析技術を用いた攻撃に対する耐性(III) : 代表的なサイド攻撃とこれに必要なリソースおよびスキル
- (マイクロマシン特集号)
- 遅延マスク法によるシリコンの3次元バルクマイクロ構造
- マイクロマシンとの集積化に適したフィードバック制御用分散型プロセッサ(マイクロマシン関連技術)
- 形状認識を行なう分散型マイクロ搬送システム
- マイクロ搬送システムに適した分散的頂点検出による物体識別
- シリコン基板の異方性エッチングによるマイクロコネクタ (マイクロマシン)
- 自律分散型マイクロ搬送システムの実現
- 自律分散型搬送システムの制御系の考案と実現
- K-Means学習プロセッサシステムのためのマルチチップ・アーキテクチャ(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 画素差分情報の膨張処理を用いたアナログ動体検出VLSIシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- K-Means学習プロセッサシステムのためのマルチチップ・アーキテクチャ(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 画素差分情報の膨張処理を用いたアナログ動体検出VLSIシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 心理学的脳モデルVLSIシステムを用いた柔軟な画像認識(プロセッサ, DSP, 画像処理技術及び一般)
- 心理学的脳モデルVLSIシステムを用いた柔軟な画像認識(プロセッサ, DSP, 画像処理技術及び一般)
- An Analog Edge-Filtering Processor Employing Only-Nearest-Neighbor Interconnects
- ニューラルネットワーク最新事情(4) : こころの情報処理に学ぶ新たなVLSIプロセッサ
- 心理学的脳モデルVLSIシステムを用いた柔軟な画像認識(プロセッサ, DSP, 画像処理技術及び一般)
- Optimizing Vector-Quantization Processor Architecture for Intelligent Query-Search Applications
- Optimizing Associative Processor Architecture for Intelligent Internet Search Applications
- CT-1-2 オンチップ光発電回路とMEMSの集積化研究動向(CT-1.VLSI-MEMS融合で拓くグリーンテクノロジ,チュートリアルセッション,ソサイエティ企画)
- 光硬化ポリイミドを用いた繊毛アクチュエータのCMOSポストプロセス作製
- SOI基板上のメサ分離型標準バルクCMOS素子の絶縁耐圧評価
- ステルスダイシングを利用した埋め込み式予約素子分離法
- 環境にばらまくセンサネットワーク素子実現に関する一考察
- 非接触MEMS駆動を目指したマイクロ電磁界共鳴電力伝送回路に関する研究(先端集積回路技術,学生・若手研究会)