スポンサーリンク
中央大学大学院理工学研究科情報工学専攻 | 論文
- C-12-10 SVL回路を適用した低リーク電流8ビット90-nm CMOS桁上げ伝播加算回路の設計(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-8 90-nm CMOSクロックドライバの低電力化と高速化(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- SATアルゴリズムの計算時間の実験的評価
- グラフにおける辺-辺隣接行列の完全ユニモジュラ性に対する必要十分条件 (コンピュテーション)
- 高速道路における自動車交通流のビジュアルシミュレーション
- C-12-7 CMOS桁上げ先見加算回路の低電力化と高速化(C-12.集積回路B(ディジタル))
- C-12-6 乗算回路向けCMOS部分積生成回路の低電力化と高速化(C-12.集積回路B(ディジタル))
- C-12-5 ファンアウト数が極めて大きなCMOSディジタル集積回路の低電力化と高速化(C-12.集積回路B(ディジタル))
- 貫通電流の削減によるCMOSディジタル集積回路の消費電力と遅延時間の最小化技術(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 貫通電流の削減によるCMOSディジタル集積回路の消費電力と遅延時間の最小化技術(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 貫通電流の削減によるCMOSディジタル集積回路の消費電力と遅延時間の最小化技術(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 貫通電流の削減によるCMOSディジタル集積回路の消費電力と遅延時間の最小化技術(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- C-12-20 貫通電流削減による低電力 CMOS デコーダの設計
- C-12-19 貫通電流削減による低電力 CMOS 差分絶対値回路の設計
- ライフログを用いた「行動タグ」生成・利用に関する研究(ライフログ,ライフログ活用技術,オフィスインフォメーションシステム,ライフインテリジェンス,一般)
- ライフログを用いた"たとえ"による情報提示方式の研究 : 経験力が"たとえ"の適切さに与える影響に関する基礎検討(ライフログ,ライフログ活用技術,オフィスインフォメーションシステム,ライフインテリジェンス,一般)
- サブサンプリングを併用した中断法動きベクトル検出アルゴリズム
- 交差点における自動車交通流のビジュアルシミュレーション
- C-12-7 SVL回路を適用した低リーク電流180-nm CMOS SRAMの設計(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- 90-nm CMOS 16 : 1 マルチプレクサ (MUX) の高速化と低電力化(低消費 LSI-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
スポンサーリンク