岡部 憲嗣 | 金沢工業大学 工学研究科 機械工学専攻
スポンサーリンク
概要
論文 | ランダム
- All-Digital PLL and Transmitter for Mobile Phone
- Modeling, Design and Characterization of a New Low-Jitter Analog Dual Tuning LC-VCO PLL Architecture
- Characterizing the effects of the PLL jitter due to substrate noise in discrete-time delta-sigma modulators
- A 6.3-9-GHz CMOS fast settling PLL for MB-OFDM UWB applications
- 160Gbit/s光RZ信号からの10GHzクロック信号抽出の検討